如何解决aarch64担心内存障碍
我一直试图了解aarch64上的内存加载/存储顺序,并且一直想知道在这种代码中是否需要内存屏障:
ldr x0,=0x9000
ldr x1,[x0]
orr x1,x1,#1
/* is memory barrier (dmb) necessary here? */
str x1,[x0]
据我了解,cpu可以对此进行重新排序,以便可以在ldr完成之前执行str。假设我们只有一个cpu内核,所以没有SMP。
版权声明:本文内容由互联网用户自发贡献,该文观点与技术仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌侵权/违法违规的内容, 请发送邮件至 dio@foxmail.com 举报,一经查实,本站将立刻删除。