微信公众号搜"智元新知"关注
微信扫一扫可直接关注哦!

变量 – 使用自动变量$^而不依赖的Makefile规则

我从GNU Make手册中了解到,符号$^是一个自动变量,代表所有先决条件的名称.但是我遇到了像这样的makefile:

SVR_OBJECT_FILES =      server.o\
                        server_func.o

CLT_OBJECT_FILES =      client.o

CFLAGS =                -Wall -Werror -W


CC =                    gcc

all:                   client/client server/serveur

client/client:         $(CLT_OBJECT_FILES)

server/serveur:        $(SVR_OBJECT_FILES)

client/client server/serveur:
    @mkdir -p $(dir $@)
    $(CC) $(CFLAGS) $^ -o $@

%.o: %.c
    $(CC) -c $<

clean:
    rm -f client/client server/serveur *.o

哪个工作正常所以我的问题是:
 下面的命令如何链接正确的目标文件,而$^变量根本没有引用任何先决条件. (该规则没有先决条件)

$(CC) $(CFLAGS) $^ -o $@

解决方法

$^包含目标的所有先决条件,而不仅仅是规则本身提到的先决条件.在没有命令的规则中,同一文件可以多次显示为目标:

soMetarget: dependency1
…
soMetarget: dependency2
        assemble -o $@ $^
…
soMetarget: dependency3

soMetarget的依赖项是dependency1,dependency2和dependency3,当make soMetarget调用汇编命令时,它将接收所有三个作为参数.

这里,$^将包含所有$(CLT_OBJECT_FILES)或$(SRV_OBJECT_FILES),具体取决于执行命令的目标.

版权声明:本文内容由互联网用户自发贡献,该文观点与技术仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌侵权/违法违规的内容, 请发送邮件至 dio@foxmail.com 举报,一经查实,本站将立刻删除。

相关推荐