zynq专题提供zynq的最新资讯内容,帮你更好的了解zynq。
为什么以下任何寄存器写入会导致我的程序停止? <ul> <li>slcr.DDR_CLK_CTRL[DDR_2XCLKACT] = 0</li> <li>slcr.DDR_CLK
我有一个不依赖 FPGA 的小型 C++ 程序,我想在 Xilinx ZCU-104 板的 APU 上构建和运行它。我的 C++ 程序在 GCC/AM
我们的系统使用 Xilinx Zynq SoC。 有时,问题看起来像是我们系统中发生内核崩溃。比如网络宕机或
使用 xcst,我试图在内核之一命中断点时停止 APU 执行。 我试过交叉触发信号,但似乎没有CPU到APU交叉触
我在 vivado 2018.3 中做了这个设计: <a href="https://i.stack.imgur.com/KogO0.png" rel="nofollow noreferrer"><img src="ht
我正在使用 Zynq 并尝试将 <code>AXI4-Stream FIFO</code> 与 <code>AXI Quad SPI</code> 连接。 <code>AXI Quad SPI</code>
我使用定点工具箱将我的代码从浮点转换为定点,但是当我将变量传递给 Simulink 中的复杂带通抽取器模