zynq专题提供zynq的最新资讯内容,帮你更好的了解zynq。
<strong>症状:</strong>:当我从IDE中选择“程序闪存”菜单时,它开始工作,但在随机点上失败。有时它
我正在构建Linux内核,以便在<strong> ZedBoard + AD9361(zynq-zed-ad9361-fmcomms2)</strong>中运行。 我已经成功构建
是否可以将xilkernel代码转换为stanalone sdk项目? 我有此代码用于在xilkernel中进行led bilking <pre><cod
我在ZedBoard Xilinx Zynq-7000上使用了cpu1上的裸机应用程序,在cpu0上使用了petalinux。 我需要使用重新启
我想让我的Zedboard使用Xilinx lwIP示例作为基础返回一个数字值,但是无论我做什么,我都无法弄清楚存储
我有一个PYNQ-Z2板,它包含FT2232HQ芯片,可将数据从USB转换为JTAG和UART 问题是电路板正在工作并且被
我正在完成有关vitis上的zynq处理器的任务。 由于有很多代码,除了一部分,我无法附加所有代码。
<strong>设置</strong> 我在zync-7000芯片的PL(可编程逻辑/ FPGA)侧上有一堆RAM。可以通过PL和PS(处理
我要求在 zybo 板上的 zynq 处理系统上运行。任务是从 SD 卡读取图像并将其存储在变量中以对其进行数学
是否可以为裸机 Zedboard Zynq-7000 编译 C++ 应用程序,而无需 Xilinx Vitis 大量内容?我只是想检查一些 C++ 库
我正在尝试使用 <a href="https://github.com/bperez77/xilinx_axidma" rel="nofollow noreferrer">(Github repo)</a> 提供的 Xilinx-ax
我有一个 const unsigned char 输入,16 字节。我需要将它存储到 4 个 32 位寄存器中。 Vitis 允许使用 Xil_Out32
我按照本教程在 Vivado HLS 中创建了两个自定义流 IO:<a href="https://www.youtube.com/watch?v=3So1DPe2_4s" rel="nofollow
是否有任何简单的方法库可以使用 <em>Xilinx SDK</em> 在 ARM CortexA9 双核上高效(最大可能的速度)实现线性
我正在研究 ZC702 板并尝试启动 Linux 和 Optee。我的启动流程是: FSBL--->U-Boot--->OP-TEE--->Linux 虽
我为在 Zed 板上的 FPGA 中运行的 FFT/IFFT 函数创建了一个比特流。我使用以下 python 脚本在 Pynq 板上验证它
我已经在 vivado 中创建了硬件设计,如下面的屏幕截图所示 <a href="https://i.stack.imgur.com/3LNKy.png" rel="nofollow
我正在尝试使用 Xilinx Zynq ZC702 的 TCP 库构建 FreeRTOS,但我想使用 QEMU 模拟图像。 我按照 <a href="https
<ul> <li>需要在多个赛灵思设备之间使用赛灵思 Zynq 上的 ffmpeg 发送和接收 HLS 流。</li> </ul> 正如 HLS 一样
所以我创建了这个项目,在我的 Zedboard 上通过 VGA 显示来自摄像机 OV7670 的视频,仅使用 PL 部分,合成